●1.8 V單電源供電
●信噪比(SNR):49.3 dBFS(200 MHz輸入,250 MSPS)
●無雜散動態(tài)范圍(SFDR):65 dBc(200 MHz輸入,250 MSPS)
●低功耗:314 mW(250 MSPS)
●片內(nèi)基準(zhǔn)電壓源和采樣保持
●各通道1.2 V峰峰值模擬輸入范圍
●差分輸入、500 MHz帶寬
●微分非線性(DNL)誤差:±0.2 LSB
●串行端口控制選項(xiàng)
-- 偏移二進(jìn)制、格雷碼或二進(jìn)制補(bǔ)碼數(shù)據(jù)格式
-- 可選時鐘占空比穩(wěn)定器
-- 內(nèi)置可選數(shù)字測試碼生成功能
●引腳可編程省電功能
●提供48引腳LFCSP封裝
集成式雙通道、8位250 MSPS ADC
1.8 V單電源供電,提供LVDS輸出
省電選項(xiàng)通過引腳可編程設(shè)置進(jìn)行控制
● 編碼時鐘
雙通道模數(shù)轉(zhuǎn)換器有兩個相互聯(lián)結(jié)的數(shù)據(jù)采樣通道,由一個ENCODE輸入量(編碼時鐘)來控制采樣頻率。兩個模數(shù)轉(zhuǎn)換器(ADCA、ADCB)同時對模擬輸入信號AINA、AINB采樣,并行輸出數(shù)字信號(D0A~D7A和D0B~D7B)。
雙通道模數(shù)轉(zhuǎn)換器的采樣頻率范圍為5Msps~60Msps。由于受ENCODE引腳結(jié)構(gòu)特點(diǎn)的影響,芯片中的兩個數(shù)據(jù)采樣通道不能以交替的方式工作。
● 基準(zhǔn)電壓及其接口控制