日前,德州儀器 (TI) 宣布推出 TMS320C6455DSP,該款產(chǎn)品可實現(xiàn)更高性能、更精簡代碼、更多片上存儲器以及超高帶寬的集成外設,包括用于處理器間通信的 Serial RapidIO® 總線。該款新型DSP提升了2 至12倍的性能及 I/O 帶寬,使電信、網(wǎng)絡與視頻基礎設施終端設備以及高端成像系統(tǒng)開發(fā)人員可大幅增強系統(tǒng)性能,并在系統(tǒng)內(nèi)集成更多的高帶寬通道,實現(xiàn)更完美的影像質(zhì)量,同時推出更高效率的軟件產(chǎn)品以加快產(chǎn)品的上市進程。更多詳情,敬請訪問:/c6455dsppr。
Motorola 嵌入式通信計算部的 BPO 市場營銷總監(jiān) Paul Virgo 指出:“許多基礎設施應用需在電路板上集成多個 DSP 器件,TI 的 C6455 有助于這類應用逐步升級系統(tǒng)性能并保護現(xiàn)有的軟件投資,這是對我們新一代 DSP 模塊戰(zhàn)略的最有力支持。C6455 所采用的 90 納米工藝技術(shù)將每個通道的功耗降至極低,強大的功能與性能則讓千兆位以太網(wǎng)基礎設施的實施變得易如反掌,這兩大優(yōu)勢的完美結(jié)合進一步加強了我們的各種構(gòu)建塊與應用支持平臺 (Application-Enabling Platform)。”
高數(shù)據(jù)帶寬的器件架構(gòu)
新型 C6455 DSP 集成了 Serial RapidIO 及其他新型的高帶寬外設,并能夠與先前的 TMS320C64x™ 器件實現(xiàn)全面的代碼兼容性。與此前的 1 GHz C64x™ DSP 相比,該芯片的新型外設與特性包括:
• Serial RapidIO,互連速率每秒高達 25 Gbits,實現(xiàn)了極高的多處理性能,比此前的外部存儲器接口快 12 倍;
• 千兆以太網(wǎng)存儲接入控制器 (MAC) 的以太網(wǎng)帶寬比此前 C64x 器件的 10 倍;
• 雙數(shù)據(jù)速率 (DDR2) 外部存儲器接口實現(xiàn)了現(xiàn)有設備吞吐量的兩倍;
• 66 MHz 外設組件互連 (PCI) 總線接口,頻率比前代處理器翻一番;
• 2 MB 的 L2 存儲器,為 OEM 廠商提供了比此前 C64x 器件翻一番的存儲器容量。
Serial RapidIO 使 HD 視頻與電信基礎設施具備更高帶寬
C6455 DSP 的集成型業(yè)界標準 Serial RapidIO 總線降低了對用于交換與處理器匯聚的額外器件的需求,從而降低了整體系統(tǒng)成本。Serial RapidIO 互連獲得了業(yè)界領先的器件、系統(tǒng)以及軟件制造商協(xié)會的支持,實現(xiàn)了高速的分組交換點對點連接。因此,Serial RapidIO 可以更輕松地實施多重處理,為多處理器上實施多通道提供了性能突破。對于視頻基礎設施應用而言,1 倍速鏈接對于設備間傳輸高清晰度 (HD) 1080i 原始視頻就已經(jīng)足夠了,而 4 倍速鏈接則可方便地在有空余帶寬的設備間傳輸 HD 1080p 原始視頻。在具有大型“DSP陣列”的基礎設施應用中使用 Serial RapidIO 可為 OEM 客戶降低系統(tǒng)成本(減少器件數(shù)、縮小電路板尺寸和/或降低器件成本)。
新型 C64x+ 內(nèi)核:更高性能、更精簡代碼以及 100% 的代碼兼容性
C6455 DSP 建立在增強型 C64x+ DSP 內(nèi)核基礎之上,該內(nèi)核添加了專用的新指令,與基于 TI 當前的高級 C64x DSP 架構(gòu)的代碼相比,代碼尺寸平均縮短了 20% 至 30%,周期效率提高了 20%。新指令包括復雜的 32 位寬乘法以及同步加減法指令 (simultaneous add/subtract instruction),提高了快速傅里葉變換 (FFT) 以及離散余弦變換 (DCT) 的性能。內(nèi)核每個周期可執(zhí)行 8 個16x16 乘法與加法指令,比當前 C64x DSP 內(nèi)核的每周期執(zhí)行指令翻了一番。由于新型 C64x+ 指令集是 C64x 指令的超集,因此新器件的軟件對象代碼與現(xiàn)有 C64x DSP 的代碼可實現(xiàn) 100% 的兼容性,使客戶可繼續(xù)充分利用其軟件投資,并立即開始投入新 C6455 DSP 的設計工作。獨立分析公司