1、電路結(jié)構(gòu)
主從JK 觸發(fā)器是在主從RS觸發(fā)器的基礎(chǔ)上組成的,如下圖所示。 在主從RS觸發(fā)器的R端和S端分別增加一個(gè)兩輸入端的與門G11和G10,將Q端和輸入端經(jīng)與門輸出為原S端,輸入端稱為J端,將Q端與輸入端經(jīng)與門輸出為原R端,輸入端稱為K端。
2、狀態(tài)方程
主從JK 觸發(fā)器的狀態(tài)方程為:
3、工作原理
由上面的電路可得到S=JQ,R=KQ。代入主從RS觸發(fā)器的特征方程得到,當(dāng):
J=1,K=0時(shí),Qn+1=1;
J=0,K=1時(shí),Qn+1=0;
J=K=0時(shí),Qn+1=Qn;
J=K=1時(shí),Qn+1=-Qn(Qn非);
由以上分析,主從JK 觸發(fā)器沒有約束條件。在J=K=1時(shí),每輸入一個(gè)時(shí)鐘脈沖,觸發(fā)器翻轉(zhuǎn)一次。觸發(fā)器的這種工作狀態(tài)稱為計(jì)數(shù)狀態(tài),由觸發(fā)器翻轉(zhuǎn)的次數(shù)可以計(jì)算出輸入時(shí)鐘脈沖的個(gè)數(shù)。
脈沖工作特性:
該觸發(fā)器無一次變化現(xiàn)象,輸入信號(hào)可在CP 觸發(fā)沿由1變0時(shí)刻前加入。由圖可知,該電路要求J、K信號(hào)先于CP 信號(hào)觸發(fā)沿傳輸?shù)紾3、G4的輸出端,為此它們的加入時(shí)間至少應(yīng)比CP 的觸發(fā)沿提前一級(jí)與非門的延遲時(shí)間,這段時(shí)間稱為建立時(shí)間test。
輸入信號(hào)在負(fù)跳變觸發(fā)沿來到后就不必保持,原因在于即使原來的J、K信號(hào)變化,還要經(jīng)一級(jí)與非門的延遲才能傳輸?shù)紾3和G4的輸出端,在此之前,觸發(fā)器已由G12、G13、G22、G23的輸出狀態(tài)和觸發(fā)器原先的狀態(tài)決定翻轉(zhuǎn)。所以這種觸發(fā)器要求輸入信號(hào)的維持時(shí)間極短,從而具有很高的抗干擾能力,且因縮短tCPH 可提高工作速度。
從負(fù)跳變觸發(fā)沿到觸發(fā)器輸出狀態(tài)穩(wěn)定,也需要一定的延遲時(shí)間tCPL。顯然,該延遲時(shí)間應(yīng)大于兩級(jí)與或非門的延遲時(shí)間。即tCPL大于2.8tpd。
1.邊沿JK 觸發(fā)器具有置位、復(fù)位、保持(記憶)和計(jì)數(shù)功能;
2.邊沿JK 觸發(fā)器屬于脈沖觸發(fā)方式,觸發(fā)翻轉(zhuǎn)只在時(shí)鐘脈沖的負(fù)跳變沿發(fā)生;