可編程時(shí)鐘發(fā)生器的3PL架構(gòu)包括超高分辨率的預(yù)分頻器,倍頻器和輸出分頻器,VCO范圍可達(dá)1GHz.可從單一輸入頻率得到幾乎任何時(shí)鐘調(diào)節(jié)比率的組合.兩個(gè)內(nèi)部PLL的功能包括可選擴(kuò)展頻譜調(diào)制器和用于擴(kuò)展頻率和比率的完整的可編程功能.該功能可最大限度地減少時(shí)鐘信號(hào)引起的EMI.并使系統(tǒng)設(shè)計(jì)滿足嚴(yán)格的規(guī)范要求.此外.每一個(gè)PLL還支持可編程環(huán)路濾波器,以優(yōu)化客戶應(yīng)用中的抖動(dòng)性能設(shè)置.
兼容端口可用作內(nèi)部EPROM的編程(可代替JTAG)有助于使用者在采購(gòu),制造或部署過(guò)程中保存和恢復(fù)器件配置.先進(jìn)的I/0能力支持通用輸入邏輯和多種輸出類(lèi)型.此外.系列器件還提供具有無(wú)脈此沖干擾的雙基準(zhǔn)輸入切換功能,同時(shí)支持晶體和驅(qū)動(dòng)基準(zhǔn)源。
引腳號(hào) 引腳名稱 功能描述
1 XTALOUT 參考晶振反饋信號(hào)
2 SCLK 串行時(shí)鐘輸入線,用于器件編程
3 GND 地線
4 DATA 串行數(shù)據(jù)輸入線,用于器件編程
5 CLKOUT 可編程的時(shí)鐘輸出。當(dāng)管腳7被配置為輸出使能管腳或置位控制寄存器中的位1,可使CLKOUT輸出三態(tài)。
6 VDD 電源,+5V
7 MUXREF/OE 多路復(fù)用參考頻率或三態(tài)輸出控制,由控制寄存器中的位3決定。上電時(shí),管腳7實(shí)現(xiàn)輸出使能OE的功能,其的高電平使能時(shí)鐘輸出。
8 XTALIN 參考晶振輸入或外部參考輸入信號(hào)fREF
可編程時(shí)鐘發(fā)生器包含兩個(gè)寄存器:控制寄存器和編程寄存器。