視頻控制器一般由顯卡驅(qū)動程序或DirectX中自帶。
視頻控制器模塊是芯片與顯示平臺的數(shù)據(jù)接口,對檢驗芯片設(shè)計是否成功起著重要的作用,有必要把它單獨劃分為一個子模塊。為了提高設(shè)計的成功率,在設(shè)計初期采用了基于FPGA的原型驗證。整個系統(tǒng)的FPGA原型驗證平臺分為2個部分,硬件設(shè)計和基于RISC CPU的軟件解碼,兩部分協(xié)同工作,既可以驗證軟件和硬件的解碼結(jié)果,又可以加速整個解碼過程。
1、TCP/IP 網(wǎng)絡(luò)遠程圖像傳輸
2、視頻編碼/解碼可選
3、高清晰實時畫質(zhì)D1(720×576)
4、IP數(shù)字視頻流輸入,1-4路模擬視頻輸出可選
6、模擬視頻流輸入,1-4路IP數(shù)字視頻輸出
7、亮度、對比度、飽和度、銳度、色調(diào)可調(diào)
8、可擴展傳感器和報警裝置(4防區(qū)/4繼電器輸出)
9、占用網(wǎng)絡(luò)帶寬可調(diào)
10、報警前后的圖像捕捉
11、云臺可遠程控制(45個品牌)
12、多重密碼保護
13、固件可在線升級
14、內(nèi)置網(wǎng)頁服務(wù)器
15、支持遠程控制
16、移動偵測
17、支持無線LAN
18、數(shù)字水印
19、1路雙向語音
實現(xiàn)數(shù)字圖像格式轉(zhuǎn)換與縮放的硬件
需要實現(xiàn)這個要求,一些硬件等都需要進行適當(dāng)配置,顯示設(shè)備采用分辨率為1280×720的高清晰度電視機,輸出到高清晰度電視機顯示時采用圖像中心對齊的方式。當(dāng)把解碼好的數(shù)字圖像數(shù)據(jù)送到高清晰度電視顯示時,如果不經(jīng)過圖像縮放處理,那么顯示屏幕中間放解碼好的數(shù)字圖像,其他的地方用黑色填充。在進行縮放處理時,遵循上面的規(guī)律。先把視頻控制器輸出模塊前端按照逐行掃描排列好送來的數(shù)據(jù)進行數(shù)據(jù)格式轉(zhuǎn)換,再把RGB不為零(即不為黑色)的像素數(shù)據(jù)按每幀和逐行掃描規(guī)律輪流放到兩塊同樣大小的片內(nèi)緩存RAM中。