zilog應(yīng)用工程副總裁 peyman hadizad
zilog資深應(yīng)用工程師 suresh gm
下面將介紹一種基于 zilog 的強(qiáng)大 8 位 z8 encore xp! 微處理器的全新多電壓監(jiān)督和定序解決方案。該方案利用 z8 encore xp!強(qiáng)大的 ez8 核心,以及芯片集成模擬外圍設(shè)備的特定于應(yīng)用程序的最優(yōu)化陣列。
復(fù)雜系統(tǒng)電源架構(gòu)中的電源監(jiān)控和定序
目前,主板級(jí)電壓監(jiān)督功能的基本方法建立在上電復(fù)位 (por) ic 基礎(chǔ)之上,或者分別是模擬 ic、晶體管和無(wú)源設(shè)備的成套組合。這些解決方案可以監(jiān)控單個(gè)或多個(gè)電源總線架構(gòu)。在基于 por ic 的解決方案中,在啟動(dòng)過(guò)程(電源電壓斜線上升)中,一旦電源電壓超過(guò)預(yù)設(shè)的電壓閾值,就會(huì)啟動(dòng)一個(gè)編程的時(shí)間延遲順序,隨后會(huì)保持 por 的輸出。這樣允許系統(tǒng)時(shí)鐘穩(wěn)定,并且啟動(dòng)引導(dǎo)例程初始化,隨后是 cpu 加電。
多個(gè) por 和電壓檢測(cè)器也可用于為電源定序。將監(jiān)控一個(gè)電壓調(diào)節(jié)器的 por 輸出連接到下一個(gè)穩(wěn)壓器的關(guān)閉管腳(即用雛菊鏈方式連接它們),這樣一旦超過(guò) por 的時(shí)間延遲,就會(huì)啟動(dòng)兩個(gè)穩(wěn)壓器的操作順序。隨著系統(tǒng)電源電壓數(shù)量的增加,電壓監(jiān)控器和監(jiān)控電源的監(jiān)督產(chǎn)品也成為必備條件。但是,因?yàn)樾枰?0~15種電壓才能為一套復(fù)雜系統(tǒng)加電,因此通常需要幾種類似產(chǎn)品。
使用這種“多監(jiān)督產(chǎn)品”方法會(huì)造成一系列問(wèn)題。 一個(gè)問(wèn)題涉及查找?guī)в姓_閾值的設(shè)備。盡管存在一系列標(biāo)準(zhǔn)電壓,例如相應(yīng)的 3.3v、2.5v、1.8v、1.5v 和 1.2v,但是在某些情況下還需要監(jiān)控非標(biāo)準(zhǔn)電壓。這需要外部電阻分配器設(shè)置監(jiān)控的閾值。如果系統(tǒng)電源電壓更改(例如,降低 asic 的核心電壓以減少功耗,或提高它以增強(qiáng) asic 的性能),就必須更改電阻值以適合這些全新的電壓。獲得這種靈活性需要這些額外的外部電阻器,從而增加占用的主板空間和成本。此外,選擇正確的復(fù)位超時(shí)階段也會(huì)發(fā)生問(wèn)題。當(dāng)系統(tǒng)必須提供一個(gè)具體的加電順序時(shí),多個(gè)監(jiān)督產(chǎn)品就會(huì)發(fā)生另一個(gè)問(wèn)題。但更多數(shù)量的電源電壓為系統(tǒng)加電時(shí),上文概述的雛菊鏈技術(shù)可能無(wú)法處理各種電源電壓的斜線上升所需的定時(shí)順序。此外,如果電壓定序要求在產(chǎn)品開(kāi)發(fā)階段中發(fā)生改變,更改現(xiàn)有電路以適合這些改變會(huì)造成眾多的麻煩和問(wèn)題。