StratixII GX 高速接口FPGA器件
2005年10月25號,Altera公司今天發(fā)布Stratix II GX——第三代帶有嵌入式串行收發(fā)器的FPGA。Stratix II GX 。Stratix II GX FPGA整合StratixIIFPGA架構(gòu)和Serdes高速收發(fā)器,收發(fā)器數(shù)量高達20個,工作速率在622Mbps至6.375 Gbps之間。 收發(fā)器模塊支持多種廣泛應用的協(xié)議,包括PCIExpress、串行數(shù)據(jù)接口(SDI)、XAUI、SONET、千兆以太網(wǎng)、SerialLiteII、Serial RapidIO和通用電氣接口6Gbps長距離和短距離(CEI-6G-LR/SR)等,節(jié)省邏輯資源,簡化了協(xié)議支持。
Stratix II GX特性:
- 高速收發(fā)器模塊: Stratix II GX FPGA提供20個全雙工通道,直接工作在622 Mbps至6.375 Gbps之間,采用過采樣技術(shù),可工作在270Mbps上。
- 信號完整性: Stratix II GX收發(fā)器采用片內(nèi)動態(tài)可編程發(fā)送預加重、接收均衡和輸出電壓控制技術(shù)優(yōu)化眼圖。而且,通過改進的封裝和芯片設(shè)計優(yōu)化技術(shù),可設(shè)計實現(xiàn)標準I/O最佳的信號完整性。
- 低功耗收發(fā)器: Stratix II GX FPGA收發(fā)器每通道6.375 Gbps時,功耗僅為225mW。
- 靈活的收發(fā)器PLL和時鐘模式: Stratix II GX FPGA在四個區(qū)域布置其收發(fā)器,每個由兩個不同的時鐘源驅(qū)動,每個時鐘源可采用一個高速和一個低速鎖相環(huán)(PLL)。這種時鐘和PLL組合支持四種不同的數(shù)據(jù)速率。
- 等價邏輯單元(LE)數(shù)量高達132,540,嵌入式存儲器達到6.7 Mbits: Stratix II GX器件的高密度嵌入式存儲器完善了收發(fā)器的性能,提高了帶寬。
- 業(yè)界一流的FPGA架構(gòu): 采用TSMC業(yè)界一流的成熟90nm工藝技術(shù),Stratix II GX系列與Stratix II FPGA系列的FPGA架構(gòu)相同 。
Stratix II GX系列家族:
特性 器件 EP2SGX30C/D EP2SGX60C/D/E EP2SGX90E/F EP2SGX130G 指 標 EP2SGX30C/D EP2SGX60C/D/E EP2SGX90E/F EP2SGX130G 收發(fā)器數(shù)據(jù)速率 622 Mbps – 6.375 Gbps 自適應邏輯模塊(ALM) 13,552 24,176 36,384 53,016等價邏輯單元LE 33,880 60,440 90,960 132,540 LVDS通道 29 29 45 78 M512 RAM模塊 202 329488 699 M4K-RAM模塊 144 255 408 609 M-RAM 模塊 1 2 4 6 全部 RAM bits 1,369,7282,544,192 4,520,448 6,747,840 DSP模塊 16 36 48 63 嵌入式乘法器 64 144 192 252 PLL鎖相環(huán) 4 8 8 8器件型號最后的一個英文字母表示高速收發(fā)器的通道數(shù),C表示為4通道,D表示為8通道,E表示為12通道,F表示為16通道,G表示為20通道