國香港:集成有硬IP千兆位收發(fā)器的FPGA體系結構Altera公司推出一個把FPGA體系結構與基于1.5V芯核電壓的高性能3.215Gbps收發(fā)器組合在一起的器件系列,由此體現(xiàn)了對0.13μm硅加工工藝的高成本和高集成度需求的關切。這一StratixGX器件系列的特點是,一個硬IP收發(fā)器被融合到該系列的FPGA體系結構中。這種FPGA體系結構有4~20個速率為3.125Gbp的高速串行通道。StratixGX器件采用用戶風險很小的第二代工藝。它是一種FPGA和千兆位兼而有之
國香港:集成有硬
IP千兆位收發(fā)器的FPGA體系結構 Altera公司推出一個把FPGA體系結構與基于1.5V芯核電壓的高性能3.215Gbps收發(fā)器組合在一起的器件
系列,由此體現(xiàn)了對0.13μm硅加工工藝的高成本和高集成度需求的關切。
這一Stratix GX器件系列的特點是,一個硬IP收發(fā)器被融合到該系列的FPGA體系結構中。這種FPGA體系結構有4~20個速率為3.125Gbp的高速串行通道。Stratix GX器件采用用戶風險很小的第二代工藝。它是一種FPGA和千兆位兼而有之的解決方案,把底板用的專用電路納入到XAUI和SONET/
SDH兩種系統(tǒng)中。XAUI功能包括專用的速度匹配、字對齊和時鐘管理電路,而SONET/SDH功能有模式檢測、模式傳輸和在不用8B/10B編碼器/解碼器的情況下對8位寬和
16位寬數(shù)據(jù)總線的支持。
FPGA體系結構也內(nèi)含業(yè)界第一個嵌入式硅動態(tài)相位校準(DPA)電路,以便消除由印制線長度不匹配和抖動效應引起的相位偏移,實現(xiàn)高速收發(fā)器帶寬。每個通道的功耗為75mW,每個千兆位收發(fā)器部件的功耗僅為450mW,從而使體系結構的功耗不到同類產(chǎn)品的一半。
Stratix GX也適用于具有
40英寸FRA驅動功能、
接收器均衡功能和熱插拔功能的底板。
Altera公司提供一種設計套件,它可通過β版QuartusII2.1提供的軟件支持來實現(xiàn)。
Stratix GX器件可用于底板、SONET系統(tǒng)和XAUI系統(tǒng)。這些器件采用672腳和1020腳的FineLineBGA封裝。Stratix GX器件系列有8種器件,其6種目前正在銷售,另外兩種將于第二季度上市。這些器件的售價在
2004年以前約為
99美元(批量為50000件)。