近年來(lái),通信、計(jì)算機(jī)存儲(chǔ)器市場(chǎng)的發(fā)展趨勢(shì)不容樂(lè)觀(guān),而工業(yè)和消費(fèi)類(lèi)電子產(chǎn)品則呈上升態(tài)勢(shì),后者有更佳的表現(xiàn)。CMOS數(shù)字邏輯產(chǎn)品方面,每邏輯單元價(jià)格每年降低25%~35%。用戶(hù)們正在尋求小型及缺乏靈活性的ASIC和ASSP的替代產(chǎn)品,這對(duì)CPLD來(lái)講,是個(gè)很好的發(fā)展機(jī)會(huì)。MaxII器件是Altera新開(kāi)發(fā)的CPLD系列,與原有Max相比,成本降低了50%,功耗降低了90%,同時(shí)保持了Max系列的即用性、單芯片、非易失性和易用性。“Altera的設(shè)計(jì)師條用新的查找表結(jié)
近年來(lái),通信、計(jì)算機(jī)存儲(chǔ)器市場(chǎng)的發(fā)展趨勢(shì)不容樂(lè)觀(guān),而工業(yè)和消費(fèi)類(lèi)電子產(chǎn)品則呈上升態(tài)勢(shì),后者有更佳的表現(xiàn)。
CMOS數(shù)字邏輯產(chǎn)品方面,每邏輯單元價(jià)格每年降低25%~35%。用戶(hù)們正在尋求小型及缺乏靈活性的ASIC和ASSP的替代產(chǎn)品,這對(duì)CPLD來(lái)講,是個(gè)很好的發(fā)展機(jī)會(huì)。
MaxII器件是Altera新開(kāi)發(fā)的CPLD
系列,與原有Max相比,成本降低了50%,功耗降低了90%,同時(shí)保持了Max系列的即用性、單芯片、非易失性和易用性。
“Altera的設(shè)計(jì)師條用新的查找表結(jié)構(gòu)(LUT),而放棄了傳統(tǒng)的宏單元體系。基于LUT的體系采用臺(tái)積電的六層金屬0.18mm嵌入式閃存工藝,使其裸片尺寸是同樣工藝下
其它器件的1/4,成本比上一代Max低一半。LUT結(jié)構(gòu)采用了為其優(yōu)化的272個(gè)交錯(cuò)環(huán)形I/O引腳,進(jìn)一步降低了成本。另外,MaxII器件對(duì)布線(xiàn)體系、軟件算法和工藝技術(shù)進(jìn)行了改進(jìn),因此,速度比上一代快兩倍,容量大了4倍,達(dá)到
240到2210個(gè)邏輯單元,或192到1700個(gè)等效宏單元�!盇ltera的資深市場(chǎng)副總裁Erilc R. Cleage先生說(shuō)。
另外,MaxII為用戶(hù)提供了
Flash存儲(chǔ)器,使其可取代普通使用的串行或并行
EEPROM,進(jìn)一步降低了終端系統(tǒng)的成本。整個(gè)系列中,每個(gè)器件的存儲(chǔ)容量是8k比特。新器件允許用戶(hù)在不中斷功能的情況下實(shí)時(shí)地重新配置,這增加了系統(tǒng)功能和靈活性。