進(jìn)一步擴(kuò)展65-NMVIRTEX-5FPGA性能優(yōu)勢新版軟件可提高性能、加快設(shè)計(jì)收斂速度并提供了更好的信號完整性分析能力賽靈思公司(Xilinx,Inc.(NASDAQ:XLNX)宣布即日起推出PlanAhead™分層設(shè)計(jì)和分析軟件8.2版。新版軟件支持賽靈思公司最新的Virtex™-5LX系列65nmFPGA器件。配合賽靈思公司的集成軟件環(huán)境(ISE™)設(shè)計(jì)工具,PlanAhead8.2軟件實(shí)現(xiàn)了比競爭解決方案高出兩個(gè)速度等級的性能優(yōu)勢和成本優(yōu)勢。PlanAhead8.2可充分
進(jìn)一步擴(kuò)展 65-NM VIRTEX-5 FPGA性能優(yōu)勢
新版軟件可提高性能、加快設(shè)計(jì)收斂速度并提供了更好的信號完整性分析能力
賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX)宣布即日起推出PlanAhead™ 分層設(shè)計(jì)和分析軟件8.2版。新版軟件支持賽靈思公司最新的Virtex™-5 LX
系列65nm FPGA器件。配合賽靈思公司的集成軟件環(huán)境(ISE™)設(shè)計(jì)工具,PlanAhead 8.2軟件實(shí)現(xiàn)了比競爭解決方案高出兩個(gè)速度等級的性能優(yōu)勢和成本優(yōu)勢。
PlanAhead 8.2可充分發(fā)揮Virtex-5 LX ExpressFabric™技術(shù)、
550MHz DSP48E邏輯片以及靈活時(shí)鐘管理單元所帶來的獨(dú)特優(yōu)勢,從而達(dá)到無與倫比的性能水平。此外,PlanAhead 8.2還提供了強(qiáng)大的精確信號完整性分析功能,進(jìn)一步增強(qiáng)的圖形用戶界面也使設(shè)計(jì)人員可以更快速地評估
多種設(shè)計(jì)實(shí)施策略,從而加快時(shí)序收斂的速度。
提升信號完整性和設(shè)計(jì)生產(chǎn)力
PlanAhead 8.2提供了檢查加權(quán)平均同步轉(zhuǎn)換輸出(WASSO)分析界限的功能。利用這一功能,設(shè)計(jì)人員可以方便地限制FPGA輸出端存在的地反彈的極限,從而避免FPGA所驅(qū)動的
其它器件工作出錯(cuò)。這樣,設(shè)計(jì)人員就可以更為高效地管理I/O組的地反彈,從而獲得更好的信號完整性。
PlanAhead 8.2進(jìn)一步擴(kuò)展了ExploreAhead設(shè)計(jì)嘗試工具的功能,用戶可以嘗試運(yùn)行不同布局規(guī)劃的多種設(shè)計(jì)實(shí)施方案,從而獲得最優(yōu)化的結(jié)果。這些不同的設(shè)計(jì)實(shí)施方案可以按隊(duì)列運(yùn)行,當(dāng)存在多個(gè)處理器時(shí)也可以并行運(yùn)行。此外,ExploreAhead工具還改善了目錄管理和進(jìn)程管理功能,并加強(qiáng)了與ISE環(huán)境中FPGA位流生成應(yīng)用的集成。
PlanAhead 8.2版軟件的其它增強(qiáng)還包括改善了物理約束的管理以及
IO引腳屬性視圖,從而提供更為流暢的設(shè)計(jì)嘗試和布局規(guī)劃環(huán)境。