全差分開關電容電路由于具有全差分電路的高輸出擺幅和對電源等共模噪聲的抑制以及開關電容電路的高精度而成為常用電路形式[1,2,3,4,8]。而全差分電路設計的關鍵和難點是共模反饋電路的設計[2]。缺乏好的共模反饋電路會造成輸出共模電壓波動,并會通過電路的不對稱性而轉(zhuǎn)化為差分輸出,破壞差分輸出信號。另一方面,輸出共模偏離預定值會導致差分輸出擺幅受限,進而造成削頂或削底失真,此時檢測出的共模值偏離實際輸出錯誤的共模值,進而返回錯誤的控制電壓進一步造成共模電壓偏離正常值,嚴重影響電路性能。
直到最近一直有各種論文在對開關電容共模反饋電路進行分析[3,4,5,6],但是各種分析仍然不能對開關電容共模反饋進行全面的系統(tǒng)的理論分析,并存在各種缺陷。由于和連續(xù)時間共模反饋電路的工作機理有些不同,并且處于采樣系統(tǒng)中,很難用連續(xù)域的手段進行分析和仿真,所以長期以來缺乏足夠的分析和設計的依據(jù),致使設計帶有一定的盲目性。