時鐘發(fā)生器內置鎖相環(huán)電路,從32.768kHz時鐘產(chǎn)生38.4MHz時鐘,可減少音樂播放器等設備的功耗。
內置鎖相環(huán)電路,從32.768kHz時鐘產(chǎn)生38.4MHz時鐘。
輸出時鐘特性
-周期性抖動: ≤ 15 psec rms
-相鄰周期抖動: ≤ 20 ps rms
-時間間隔錯誤: ≤ 1 ns rms
可減少音樂播放器等設備的功耗。
-時鐘發(fā)生過程中的電流消耗: ≤ 1.5 mA
-待機模式下的電流消耗: ≤ 1 ?A
1、應用領域趨向PC
PC一直都在利用時鐘發(fā)生器來提供多個基準頻率并對EMI加以抑制,而且,大多通過編程實現(xiàn)了一定程度的靈活性。除了PC以外,時鐘發(fā)生器的應用領域正在逐步擴大。
嵌入式計算機生來就是時鐘發(fā)生器的使用者。嵌入式計算機的實例包括打印機、家用電視游戲機、電纜和DSL調制解調器、機頂盒和汽車導航裝置等等。和PC一樣,在這些系統(tǒng)的設計中,系統(tǒng)成本是需要考慮的最為重要的因素之一。設計師們發(fā)現(xiàn),高級的擴頻時鐘發(fā)生器能夠使峰值EMI降低14?20dB。這樣就可以取消許多屏蔽元件并往往能夠將系統(tǒng)所使用的印刷電路板減少到4層。
時鐘發(fā)生器還在許多手持式設備(比如數(shù)碼相機)中得到應用。數(shù)碼相機需要一個非常精確的基準信號來用作其傳感器的取樣時鐘。設計師必須保證其采用的時鐘發(fā)生器具有0ppm誤差、低長期抖動和低邊帶噪聲特性。除了性能的方面的考慮之外,用于手持式設備的時鐘元件還需具備低功耗特性。設計師不得不選用具有低待機電流和低電壓擺幅輸出的時鐘發(fā)生器。
在服務器和數(shù)據(jù)通信設備中,時鐘發(fā)生器被用來生成許多基準定時頻率。作為系統(tǒng)有效性確認的一部分,常常讓設備經(jīng)受頻率安全性測試――故意使系統(tǒng)工作于一個異常高的頻率條件下,以確定系統(tǒng)定時容限。在這種情況下,處理器將連續(xù)不斷地對時鐘發(fā)生器的寄存器值進行更新,以緩慢增加其輸出頻率。時鐘發(fā)生器中的PLL必須具有足夠低的環(huán)路帶寬以避免在其輸出中發(fā)生頻率突變。該技術還被許多PC時鐘所采用,以使最終用戶能夠選擇對處理器進行“全面定時”。