1 概述
ADV7183是一種綜合視頻解碼器。它能夠自動將一種兼容國際標準NTSC 或PAL的模擬視頻基帶信號轉換成另一種兼容16位/8位CCIR601/CCIR656 的 YCrCb 型4:2:2或4:1:1視頻數(shù)據(jù)。其靈活的數(shù)字式輸出接口能夠在基于緩存器結構和行鎖時鐘的系統(tǒng)中完成視頻解碼和轉換功能,這使得ADV7183可以廣泛應用于放映機、數(shù)字電視、DVD錄像機和游戲機等許多系統(tǒng)。ADV7183的主要特點如下:
內部帶有行鎖定系統(tǒng)時鐘(LLC)和自適應數(shù)字線長跟蹤(ADLLT)電路,可以提供雙重視頻鎖定功能;
具有三行色度梳狀濾波器;
具有實時時鐘和信息輸出功能;
具有完整的AGC和箝位控制功能,可對色度、亮度、飽和度和對比度進行編程視頻調節(jié);
有6個模擬視頻輸入信道;
可設置為二線連續(xù)雙向端口模式,并與I2C兼容
可自動進行NTSC 或PAL檢測;
帶有不同模式的視頻輸入和16-bit寬度總線數(shù)字輸出;
輸入峰峰值為0.5V~2V。
2 引腳功能
ADV7183的引腳排列如圖1(頂視圖)所示。它采用80-LQFP封裝。
各引腳定義如下:
(VS/VACTIVE)1腳:雙重功能復用管腳,當(OM_SEL[1:0]=0, 0)時該腳輸出對應于YUV像素數(shù)據(jù)的垂直同步信號VS;而當(OM_SEL[1:0]=1, 0 or 0,1)時,VACTIVE是一個在視頻場有效期間內的有效信號。
(HS/HACTIVE)2腳:雙重功能管腳(當(OM_SEL[1:0] = 0,0)時,輸出為一個可編程的行同步信號HS;而當(OM_SEL[1:0]=1, 0 or 0,1),HACTIVE是一個在視頻行有效期間的有效信號。
(DVSSIO)3,14腳:數(shù)字輸入/輸出接地端。
(DVDDIO)4,15腳:數(shù)字輸入/輸出電源端3.3V。 (P15~P0)5~8,19~24, 32,33,73~76腳:視頻像素輸出口,其中包括8bit亮度信號Y(P15~P8)和8bit 色差信號Cb和Cr(P7~P0)。
(DVSS1~3)9,31,71腳:數(shù)字電源地。
(DVDD1~3)10,30,72腳:數(shù)字電源引腳(3.3V)。
(AFF)11腳:幾乎全滿標志。當FIFO達到用戶設定的幾乎全滿的邊緣時,該腳為FIFO控制信號指示標記。
(CLKIN)16腳:異步FIFO時鐘。
(LLCREF)25腳:時鐘參考輸出。
(GPO[3:0])17,18,34, 35腳:由I2C控制的通用目的輸出。
(LLC2)26腳:行鎖定系統(tǒng)時鐘輸出的二分頻(13.5MHz)。
(LLC1/PCLK)27腳:雙重功能復用管腳行鎖定系統(tǒng)時鐘輸出或20~35MHz的FIFO輸出時鐘。
(XTAL1)28腳:晶體振蕩器的第二管腳,如果使用了外部時鐘源,則該管腳可以不連。
(XTAL)29腳:27MHz晶體振蕩器輸入管腳或連接外部晶體振蕩器的輸入(與CMOS電平兼容)。
(PWRDN)36腳:低功率使能。
(ELPF)37腳:該管腳主要用于LLC鎖相環(huán)所必需的外部環(huán)路濾波器。
(PVDD)38腳:電源。
(PVSS)39腳:地。
(AVSS)40,47,53,56,63腳:模擬電源地。
(AVSS1~6)41,43,45,57,59,61腳:模擬輸入信道。如果選擇了單終端模式,則接地當選擇了不同的模式,則直接與REFOUT相連。
(AVDD)50腳:模擬電源引腳(5V)。
(CAPY1-2)48,49腳:ADC電容網(wǎng)絡。